Задания на курсовой проект

по курсу

«Вычислительные комплексы, системы и сети»



Задание №1

«Проектирование многомашинного вычислительного комплекса»


Исходные данные:

№ варианта

Тип ЭВМ

Число ЭВМ в комплексе

Тип шины

Средство комплексирования

Элементная база

1

IBM PC/XT

2

XT

Переключатель шины

ТТЛ

2

IBM PC/AT

2

AT

Переключатель шины

КМДП

3

IBM PS/2

2

EISA

Переключатель шины

ТТЛ

4

IBM PC/XT

2

XT

Адаптер межшинной связи

КМДП

5

IBM PC/AT

2

AT

Адаптер межшинной связи

ТТЛ

6

IBM PS/2

2

MCA

Адаптер межшинной связи

КМДП

7

IBM PC/XT

3

XT

с общим полем памяти

ТТЛ

8

IBM PC/AT

3

AT

с общим полем памяти

КМДП

9

IBM PS/2

3

EISA

с общим полем памяти

ТТЛ

10

IBM PS/2

3

MCA

с общим полем памяти

КМДП

11

IBM PC/XT

3

XT

с общедоступной памятью

ТТЛ

12

IBM PC/AT

3

AT

с общедоступной памятью

КМДП

13

IBM PS/2

3

MCA

с общедоступной памятью

ТТЛ

14

IBM PS/2

3

EISA

с общедоступной памятью

КМДП

Примечание: функциональную и принципиальную схемы для средства комплексирования, а структурную на вычислительный комплекс.


Литература:

  1. Ларионов А.М и др. Вычислительные комплексы, системы и сети: учебник для вузов, М, Энергоатомиздат, 1987 - 287 с.

  2. Каган Б.М. Электронные вычислительные машины и системы: Уч. пособие для ВУЗов, издание 2-е, М, Энергоатомиздат, 1985 – 552с.

  3. Русак И.М., Луговский В.П. Технические средства ПЭВМ: Справочник под ред. Русака, Мн, Выш. школа, 1995 – 504с.

  4. Мячев А.А. Краткий энциклопедический справочник, М, Финансы и статистика, 1992.

  5. Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.

  6. Интерфейсы систем обработки данных, под ред. Мячева А.А., М, Радио и Связь, 1989.


Разделы пояснительной записки:

Введение

  1. Разработка структурной схемы

  2. Разработка функциональной схемы

  3. Выбор и обоснование элементной базы

  4. Разработка принципиальной схемы

Заключение


Объём записки 25-35 страниц


Перечень графического материала:

  1. Схема структурная электрическая

  2. Схема функциональная электрическая

  3. Схемы принципиальная электрическая

    Формат каждого листа – А1



Задание №2

«Проектирование многопроцессорного вычислительного комплекса»


Исходные данные:

№ вар.

Тип структурной организации

Тип МП

Число МП

Ёмкость ОЗУ (Кбайт)

Ёмкость ПЗУ (Кбайт)

Число парал. ПУ

Число послед. ПУ

1

c общей шиной

80286

2

512

128

2

2

2

с перекрёстной коммутацией

80286

2

640

256

2

2

3

с многовходовым ОЗУ

80286

2

512

64

2

2

4

с доп. общей шиной

80286

2

640

128

2

2

5

c общей шиной

80386

2

1024

128

2

2

6

с перекрёстной коммутацией

80386

2

1024

256

2

2

7

с многовходовым ОЗУ

80386

2

640

256

2

2

8

с доп. общей шиной

80386

2

2048

128

2

2

9

c общей шиной

80486

2

2048

256

2

2

10

с перекрёстной коммутацией

80486

2

2048

512

2

2

11

с многовходовым ОЗУ

80486

2

1024

256

2

2

12

с доп. общей шиной

80486

2

1024

512

2

2

13

c общей шиной

P5

2

2048

256

2

2

14

с перекрёстной коммутацией

P5

2

2048

256

2

2

15

с многовходовым ОЗУ

P5

2

2048

512

2

2

16

с доп. общей шиной

P5

2

2048

512

2

2

Примечание: Во всех вариантах предусмотреть включение в состав МПВК накопителей на жёстком и гибком дисках (по одному) в качестве ВЗУ.


Литература:

  1. Ларионов А.М и др. Вычислительные комплексы, системы и сети: учебник для вузов, М, Энергоатомиздат, 1987 - 287 с.

  2. Каган Б.М. Электронные вычислительные машины и системы: Уч. пособие для ВУЗов, издание 2-е, М, Энергоатомиздат, 1985 – 552с.

  3. Русак И.М., Луговский В.П. Технические средства ПЭВМ: Справочник под ред. Русака, Мн, Выш. школа, 1995 – 504с.

  4. Мячев А.А. Краткий энциклопедический справочник, М, Финансы и статистика, 1992.

  5. Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.

  6. Микропроцессорный комплект К1810: Структура, программирование, применение: Справочная книга (под ред. Казаринова Ю.М.), М, Высш. школа, 1990 – 269с

  7. Микропроцессор и микроЭВМ в системах автоматического управления: Справочник / под ред. Хвощ С.Т. , Л, Машиностроение, 1987


Разделы пояснительной записки:

Введение

  1. Разработка структурной схемы

  2. Разработка функциональной схемы

  3. Выбор и обоснование элементной базы

  4. Разработка принципиальной схемы

Заключение


Объём записки 25-35 страниц


Перечень графического материала:

  1. Схема структурная электрическая

  2. Схема функциональная электрическая

  3. Схемы принципиальная электрическая

    Формат каждого листа – А1



Задание №3

«Проектирование многопроцессорного вычислительного комплекса»


Исходные данные:

№ Вар.

Выполняемая функция

Порядок (ранг) матрицы

Элементная база

Разрядность чисел (двоичная)

1

A+BC

2

ТТЛ

16

2

A(B+C)

2

КМДП

16

3

A+BC

3

ТТЛ

12

4

A(B+C)

3

КМДП

12

5

A+BC

4

ТТЛ

8

6

A(B+C)

4

КМДП

8

7

A+BC

2

ТТЛ

16

8

A(B+C)

2

КМДП

16

9

A+BC

3

ТТЛ

12

10

A(B+C)

3

КМДП

12

11

A+BC

4

ТТЛ

8

12

A(B+C)

4

КМДП

8


Литература:

  1. Шпаковский Г. И. Архитектура парралельных ЭВМ: Уч. пособие для ВУЗов, Мн, Университетское, 1989.

  2. Кухарев Г. А. Систолические процессоры для обработки сигналов, Мн, Беларусь, 1988

  3. Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.

  4. Справочник по высшей математике

  5. Шпаковский Г. И. Организация парралельных ЭВМ и суперскалярных процессоров, Мн, Белгосуниверситет, 1996


Разделы пояснительной записки:

Введение

  1. Разработка структурной схемы

  2. Разработка функциональной схемы

  3. Выбор и обоснование элементной базы

  4. Разработка принципиальной схемы

Заключение


Объём записки 25-35 страниц


Перечень графического материала:

  1. Схема структурная электрическая

  2. Схема функциональная электрическая

  3. Схемы принципиальная электрическая

    Формат каждого листа – А1



Задание №4

«Спроектировать ассоциативный процессор специализированной вычислительной системы»


Исходные данные:

№ Вар.

Ёмкость АЗУ (слов)

Длинна слова (бит)

Тип выполняемыех операций

Элеменгтная база

1

32

32

=, #, <, >, max.

ТТЛ

2

64

16

=, #, >/, min.

КМДП

3

128

8

=, #, max, min.

ЭСЛ

4

32

32

=, #, <>, ><.

ТТЛ

5

64

16

=, #, <>, min.

КМДП

6

128

8

=, #, ><, >.

ЭСЛ

7

32

32

=, #, ><, <.

ТТЛ

8

64

16

=, <, >, <>.

ЭСЛ

9

128

8

#, <>, ><, >.

КМДП

10

16

32

=, #, >, \<.

ТТЛ

11

16

64

\<, >/, =, >.

ЭСЛ

12

16

64

>, <, =, max.

КМДП

13

64

16

min, max, >, <.

ТТЛ

14

64

32

max, #, >/, <.

ЭСЛ

15

64

32

#, max, >, <.

КМДП

Примечание: '=' - равно, '#' - не равно, '>' - больше чем, '<' - меньше чем, '><' - между границами, '<>' - за пределами границы, '\<' - не больше, '>/' - не меньше, 'min' – минимальная величина, 'max' – максимальная величина.


Литература:

  1. Ларионов А.М и др. Вычислительные комплексы, системы и сети: учебник для вузов, М, Энергоатомиздат, 1987 - 287 с.

  2. Шпаковский Г. И. Архитектура парралельных ЭВМ: Уч. пособие для ВУЗов, Мн, Университетское, 1989.

  3. Путков Б. Н. и др. Электронные вычислительные устройства: Уч. пособие, Мн, Вышэйшая школа, 1981

  4. Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.

  5. Тербер К. Дж. Архитектура высокопроизводительных систем, пер. с англ., М, Наука, 1985

  6. Полупроводниковые БИС запоминающих устройств: справочник под ред. Горбунова А. Ю., М, Радио и связь, 1988

  7. Самофалов К.Г., Луцкий Г. М. Основы теории многоуровневых конвеерных вычислительных систем, М, Радио и связь, 1989

  8. Шпаковский Г. И. Организация парралельных ЭВМ и суперскалярных процессоров, Мн, Белгосуниверситет, 1996


Разделы пояснительной записки:

Введение

  1. Разработка структурной схемы

  2. Разработка функциональной схемы

  3. Выбор и обоснование элементной базы

  4. Разработка принципиальной схемы

Заключение


Объём записки 25-35 страниц


Перечень графического материала:

  1. Схема структурная электрическая

  2. Схема функциональная электрическая

  3. Схемы принципиальная электрическая

    Формат каждого листа – А1



Задание №5

«Проектирование блока доступа к моноканалу ЛВС»


Исходные данные:

№ Вар.

Метод доступа к моноканалу

Топология сети

Число станций в ЛВС

Длинна поля данных в кадре (байт)

Макс. длинна сообщения (Кбайт)

Элементная база

1

Тактируемый доступ

кольцо

25

32

1.5

ТТЛ

2

Вставки регистра

кольцо

30

16

2.0

КМДП

3

Маркерный метод

кольцо

45

64

2.5

ТТЛ

4

Циклического опроса с приоритетами

кольцо

50

32

1.5

КМДП

5

Сегментированной передачи

шина

40

128

2.0

ТТЛ

6

Настойчивого CSMA

шина

35

64

2.5

КМДП

7

Случайный доступ с передачей полномочий и указанием приоритета

кольцо

30

32

3.0

ТТЛ

8

Случайный доступ с передачей полномочий и без указания приоритета

кольцо

45

64

3.5

КМДП

9

Маркерный метод

шина

65

32

1.5

ТТЛ

10

С прослушиванием моноканала CSMA/CD

шина

40

128

2.0

КМДП

11

С прослушиванием моноканала CSMA/CD

кольцо

50

64

2.5

ТТЛ

12

Случайный метод CSMA/CD с прогнозированием

шина

30

32

1.5

КМДП

13

Случайный метод CSMA/CD с прогнозированием

кольцо

25

64

2.0

ТТЛ

14

Тактируемый доступ

кольцо

40

64

3.0

КМДП


Литература:

  1. Ларионов А.М и др. Вычислительные комплексы, системы и сети: учебник для вузов, М, Энергоатомиздат, 1987 - 287 с.

  2. Бойчкенко Е. В. и др. Локальные вычислительные сети, М, Радио и связь, 1985

  3. Ги К. Введение в локальные вычислительные сети, пер. с англ., М., Радио и связь, 1986

  4. Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.

  5. Конопелько В. К., Лосев Е. В. Надёжное хранение информации в полупроводниковых ЗУ, М., Радио и связь, 1986

  6. Полупроводниковые БИС запоминающих устройств: справочник под ред. Горбунова А. Ю., М, Радио и связь, 1988

  7. Мак-Вильямс Ф. Дж., Слоэн Н. Дж. А. Теория кодов, исправляющих ошибки, пер. с англ., М., Радио и связь, 1979

  8. Тутевич В. Н. Телемеханика: Уч. пособие для ВУЗов, М, Высшая школа, 1985

  9. Овчинников В. В., Рыбкин И. И. Техническая база интерфейсов локальных вычислительных сетей, М., Радио и связь, 1989

  10. Новиков Ю. В., Карпенко Д. Г. Аппаратура локальных сетей: функции, выбор, разработка, М., Эком, 1998


Разделы пояснительной записки:

Введение

  1. Разработка структурной схемы

  2. Разработка функциональной схемы

  3. Выбор и обоснование элементной базы

  4. Разработка принципиальной схемы

Заключение


Объём записки 25-35 страниц


Перечень графического материала:

  1. Схема структурная электрическая

  2. Схема функциональная электрическая

  3. Схемы принципиальная электрическая

    Формат каждого листа – А1



Задание №6

«Проектирование блока формирования и передачи пакета адаптера (контроллера) ЛВС»


Исходные данные:

№ Вар.

Макс. длина сообщения (байт)

Длина пакета

(байт)

Метод кодирования

Элементная база

Соотн. скоростей приёма и выдачи

Топология сети

1

10K

6

Код Хэмминга

ТТЛ

равны

кольцо

2

12K

8

Код Хэмминга

КМДП

меньше

шина

3

5K

10

Код Хэмминга

ЭСЛ

больше

кольцо

4

Неогр.

12

Код Хэмминга

ТТЛ

равны

шина

5

Неогр.

14

Код Хэмминга

КМДП

меньше

кольцо

6

Неогр.

16

Код Хэмминга

ЭСЛ

больше

шина

7

18К

12

Циклический код

ТТЛ

равны

кольцо

8

16К

14

Циклический код

ЭСЛ

меньше

шина

9

32К

16

Циклический код

КМДП

больше

кольцо

10

Неогр.

20

Циклический код

ТТЛ

равны

шина

11

Неогр.

24

Циклический код

ЭСЛ

меньше

кольцо

12

Неогр.

10

Циклический код

КМДП

больше

шина

13

32К

25

Нечётность

ТТЛ

равны

кольцо

14

20К

28

Нечётность

ЭСЛ

меньше

шина

15

15К

12

Нечётность

КМДП

больше

кольцо


Литература:

  1. Ларионов А.М и др. Вычислительные комплексы, системы и сети: учебник для вузов, М, Энергоатомиздат, 1987 - 287 с.

  2. Бойчкенко Е. В. и др. Локальные вычислительные сети, М, Радио и связь, 1985

  3. Ги К. Введение в локальные вычислительные сети, пер. с англ., М., Радио и связь, 1986

  4. Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.

  5. Конопелько В. К., Лосев Е. В. Надёжное хранение информации в полупроводниковых ЗУ, М., Радио и связь, 1986

  6. Полупроводниковые БИС запоминающих устройств: справочник под ред. Горбунова А. Ю., М, Радио и связь, 1988

  7. Мак-Вильямс Ф. Дж., Слоэн Н. Дж. А. Теория кодов, исправляющих ошибки, пер. с англ., М., Радио и связь, 1979

  8. Тутевич В. Н. Телемеханика: Уч. пособие для ВУЗов, М, Высшая школа, 1985

  9. Овчинников В. В., Рыбкин И. И. Техническая база интерфейсов локальных вычислительных сетей, М., Радио и связь, 1989

  10. Новиков Ю. В., Карпенко Д. Г. Аппаратура локальных сетей: функции, выбор, разработка, М., Эком, 1998


Разделы пояснительной записки:

Введение

  1. Разработка структурной схемы

  2. Разработка функциональной схемы

  3. Выбор и обоснование элементной базы

  4. Разработка принципиальной схемы

Заключение


Объём записки 25-35 страниц


Перечень графического материала:

  1. Схема структурная электрическая

  2. Схема функциональная электрическая

  3. Схемы принципиальная электрическая

    Формат каждого листа – А1



Задание №7

«Проектирование блока приёма и обработки пакета адаптера (контроллера) ЛВС»


Исходные данные:


№ Вар.

Макс. длина сообщения (байт)

Длина пакета

(байт)

Метод кодирования

Элементная база

Соотн. скоростей приёма и выдачи

Топология сети

1

10K

6

Циклический код

ТТЛ

равны

кольцо

2

12K

8

Циклический код

КМДП

меньше

шина

3

5K

10

Циклический код

ЭСЛ

больше

кольцо

4

Неогр.

12

Циклический код

ТТЛ

равны

шина

5

Неогр.

14

Циклический код

КМДП

меньше

кольцо

6

Неогр.

16

Циклический код

ЭСЛ

больше

шина

7

18К

12

Код Хэмминга

ТТЛ

равны

кольцо

8

16К

14

Код Хэмминга

ЭСЛ

меньше

шина

9

32К

16

Код Хэмминга

КМДП

больше

кольцо

10

Неогр.

20

Код Хэмминга

ТТЛ

равны

шина

11

Неогр.

24

Код Хэмминга

ЭСЛ

меньше

кольцо

12

Неогр.

10

Код Хэмминга

КМДП

больше

шина

13

32К

25

Нечётность

ТТЛ

равны

кольцо

14

20К

28

Нечётность

ЭСЛ

меньше

шина

15

15К

12

Нечётность

КМДП

больше

кольцо


Литература:

  1. Ларионов А.М и др. Вычислительные комплексы, системы и сети: учебник для вузов, М, Энергоатомиздат, 1987 - 287 с.

  2. Бойчкенко Е. В. и др. Локальные вычислительные сети, М, Радио и связь, 1985

  3. Ги К. Введение в локальные вычислительные сети, пер. с англ., М., Радио и связь, 1986

  4. Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.

  5. Конопелько В. К., Лосев Е. В. Надёжное хранение информации в полупроводниковых ЗУ, М., Радио и связь, 1986

  6. Полупроводниковые БИС запоминающих устройств: справочник под ред. Горбунова А. Ю., М, Радио и связь, 1988

  7. Мак-Вильямс Ф. Дж., Слоэн Н. Дж. А. Теория кодов, исправляющих ошибки, пер. с англ., М., Радио и связь, 1979

  8. Тутевич В. Н. Телемеханика: Уч. пособие для ВУЗов, М, Высшая школа, 1985

  9. Овчинников В. В., Рыбкин И. И. Техническая база интерфейсов локальных вычислительных сетей, М., Радио и связь, 1989

  10. Новиков Ю. В., Карпенко Д. Г. Аппаратура локальных сетей: функции, выбор, разработка, М., Эком, 1998


Разделы пояснительной записки:

Введение

  1. Разработка структурной схемы

  2. Разработка функциональной схемы

  3. Выбор и обоснование элементной базы

  4. Разработка принципиальной схемы

Заключение


Объём записки 25-35 страниц


Перечень графического материала:

  1. Схема структурная электрическая

  2. Схема функциональная электрическая

  3. Схемы принципиальная электрическая

    Формат каждого листа – А1

Используются технологии uCoz